LED musik Visualizer med Zybo ombord (10 / 18 steg)
Steg 10: Redigera HDL Wrapper
Nu dubbelklicka på "LEDVisualizer_wrapper" (den första delen kommer att ändras beroende på vad du heter din design). Vi behöver göra vissa ändringar här för att omfatta våra anpassade verilog i designen. Och som en sida noterar, skulle du vanligtvis vill göra anpassade IP för att göra detta. Jag har inte här eftersom när jag försökte göra som det var lite av en smärta.
Först, kommentera ut de fyra signaler som börjar med "AXI" högst upp i avsnittet "modul". Bläddra till slutet av modulen avsnitt och kommenterar ut allt efter "FIXED_IO_ps_srstb". Sedan måste vi lägga till vissa signaler i avsnittet med indata/utdata från början. Titta på bilderna ovan för att se vilka. Nu kommenterar ut fyra "AXI" input/output signalerna. Nu kommenterar ut alla ingångs-/ utgångssignaler efter "FIXED_IO_ps_srstb". Lägg sedan till de signaler som visas i bilden ovan. Nu lägga ledningarna på bilden ovan i avsnittet ledningar. BRUKAR inte kommentera någon tråd signaler.
Vi måste nu låta omslaget vet att vi vill att våra egna Verilog i systemet. Vi gör detta genom att definiera instanser av våra Verilog moduler i omslaget. Varsågod och kopiera instanser av Mikronesien, AudioSetup och AudioCodecSetup från medföljande wrapper-filen och klistra in dem i din egen (eller bara kopiera hela wrapper filen från en som har lämnats).
Slutligen, Tänk bara på att om du heter något annorlunda då jag auktoriserat inte du får fel när du försöker generera en bitström. Håll ett öga på!
När du har sparat filen bör du märka att alla modulen är nu under wrapper filer i fönstret källor.