Genomföra din egen Transistor Logic Gates
En hel del logik utfärda utegångsförbud för implementeringar finns redan på webben för referens och detta instructable är bara en av mina försök att genomföra min egen. Notera att kretsen mönster att jag kom med i detta mini experiment (experiment... Ja! Detta är bara ett sätt att slösa min tid) rekommenderas inte för allvarliga program (även om jag kommer att använda detta för min framtida projekt eftersom jag känner inte mig som att köpa en IC version av logik gates ännu).
===============================================
För frågor, funderingar, förtydliganden, korrigeringar etc
maila mig på: mttarvina
===============================================
Antag att vi vill genomföra logiska grindar som strikt följer en vissa kriterier:
--> INPUT och OUTPUT hög är lika med Vcc (i detta fall, jag använde en konstant 9V leverans som Vcc)
--> INPUT och OUTPUT LOW är lika med 0V
Detta är bara perfekt kriterierna som jag vill införa i min genomförandet. Den faktiska krets, en hög produktion av 9V(Vcc) kan eller inte kan uppnås på grund av komponent begränsningar men jag ska försöka göra det nära
Med tanke på en logisk grind med samma genomförandet enligt ovan, kan jag kaskad många av dem att skapa ett system av logik grindar med vissa program. Eftersom jag tänker kaskad transistor logic gates, har jag att minimera lastning effekt av varje gate/steg för att upprätthålla kriterierna. Efter beaktande lastning effekten, är det dags att tänka på design.