Kadens handledning: Silicon logik Gates (Iowa State University EE330 Lab 4) (2 / 6 steg)
Steg 2: Design en Inverter Schematisk
Skapa en schematisk för din inverter:
1. Välj "Lab4" bibliotek skapas i det sista steget
2. skapa en ny cell vy genom att gå till filen ⇒ nya ⇒ Cell Visa
3. namn vyn Cell "Inverter" [bild 1]
4. Ange anser vara "schematiskt" [bild 1]
5. Välj typ som "schematiskt" från nedrullningsbara menyn [bild 1]
6. Klicka på OK
7. Öppna schematiskt genom att välja det från library manager [fig 2]
A. Välj "Lab4" biblioteket i library manager
B. Välj vyn "Inverter" cell från library manager
C. Dubbelklicka på vyn "schematiskt"
8. Infoga en instans av en NMOS från biblioteket "NCSU_Analog_Parts"
A. Välj Skapa ⇒ instans eller hit "i" nyckel [fig 3]
B. Klicka på "Bläddra" vid biblioteket transaktionen tomt [fig 4]
C. Välj "NCSU_Analog" komponentbibliotek från droppa-ned menyn [fig 5]
D. Välj "N_Transistors"
E. Välj "nmos4" [fig 6]
F. plats NMOS instans i fönstret Schematisk [fig 7]
9. Infoga en instans av en PMOS från "NCSU_Analog_Parts" biblioteket [fig 8]
• Förfarandet är detsamma som det i steg 8, utom "P_Transistors" ska vara markerad följt av cellen "nmos4". Om formuläret instansiering innehåller information för NMOS kan cell fältet ändras till "pmos4" istället för att surfa för vyn.
• Se till att ändra storleken på PMOS till 4.5um. För att uppnå lika stiga och falla gånger storleken på de PMOS transistorerna i en pull-up nätverk måste vara tre gånger minsta storlek. Minsta storlek i vår process är 1.5um. Elektron rörlighet, µp, av en PMOS är 1/3 av en NMOS, leder till den hastighet och effektivt motstånd skillnaderna mellan de två transistor typerna.
10. plats Power Pins
A. Välj Skapa ⇒Pin... eller tryck "p" nyckel
B. Ange "Vin Vout" i namn pin instansiering form [fig 9]
C. Välj "IndataUtdata" som riktning [fig 9]
D. Klicka på i fönstret Schematisk att placera Vdd stift [fig 10]
• Den Vdd pin bör placeras nära källan till PMOS
E. Klicka en gång i fönstret Schematisk att placera Vss stift [fig 10]
• Den Vdd pin bör placeras nära källan till NMOS
11. Placera ingångsstiftet
• Input PIN-koden ska placeras till vänster nära utfärda utegångsförbud för av transistorer [fig 12]
• "Riktning" i input PIN-koden ska anges till "input". [fig 11]
12. plats utgångsstiftet
• Utgångsstiftet bör placeras till höger nära avloppet i transistorerna. [fig 12]
• "Ledning" av utgångsstiftet ska anges till "utgång".
13. wire omriktaren [fig 13]
A. Välj verktyget tråd genom att gå till skapa ⇒Wire (smala) eller genom att trycka "w"
B. Klicka på PIN-kod eller transistor och sedan en annan att ansluta två
• De PMOS och NMOS avlopp kopplas till utgången
• PMOS källan och bulk är bredband till Vdd
• NMOS källan och bulk är bredband till Vss
• De PMOS och NMOS Gates är bredband till ingången
Avslutade omriktaren Schematisk är nu klar för layout. [fig 13] Var noga med att korrekt dokumentera ditt arbete och förbereda skärmdumpar för din labbrapport.